Systèmes liés
Precision 7920 Tower
Precision 7820 Tower
Tour Precision 5820Cet article fournit des informations sur une nouvelle fonctionnalité fournie en tant qu’option de configuration du BIOS sur les stations de travail Precision de la génération ci-dessus.
InformationsTous les appareils PCIe (y compris les ports racine, les commutateurs et les points d’extrémité) doivent se voir attribuer des numéros de bus pendant le POST du système (avant le démarrage du système d’exploitation). L’objectif est de fournir au logiciel système (système d’exploitation, pilotes de périphérique, applications, etc.) une méthode énumérée pour traiter les périphériques PCIe. L’architecture système actuelle fournit un maximum de 256 numéros de bus et les répartit entre les logements PCIe.
Les cartes d’extension PCIe standard avec un seul périphérique de point de terminaison ne consomment qu’un seul numéro de bus. Cependant, certaines cartes peuvent en consommer beaucoup plus. Il s’agit notamment de cartes à fonctions multiples ou de cartes de pont qui se fixent à un boîtier d’extension PCIe externe. En outre, les cartes qui prennent en charge les périphériques enfichables à chaud (tels que Thunderbolt) nécessitent que des numéros de bus soient réservés pour les périphériques qui peuvent être connectés au système ultérieurement, une fois l’autotest de démarrage terminé et le système d’exploitation en cours d’exécution.
ImplementationPour offrir la flexibilité nécessaire à l’adaptation à de nombreuses configurations de clients finaux différentes, une option de configuration du BIOS est fournie pour permettre aux clients de sélectionner un schéma d’allocation de numéro de bus PCIe préféré. L’option se trouve dans le menu « Advanced Configurations » et s’intitule « PCIe Bus Allocation ». Il existe cinq options, détaillées ci-dessous.
Optimize pour Thunderbolt
Notez que l’allocation du numéro de bus est destinée à l’énumération logicielle et n’est pas liée au nombre physique de voies PCIe fournies à chaque logement. L’allocation du numéro de bus n’affecte pas les performances.
Détails supplémentairesLes tableaux ci-dessous présentent l’allocation de bus PCIe pour chaque implémentation.
LOGEMENT 1 | 44 | 66 | 18 | 18 | 10 |
LOGEMENT 2 | 46 | 12 | 42 | 20 | 12 |
LOGEMENT 3 | 10 | 12 | 10 | 10 | 10 |
LOGEMENT 4 | 46 | 66 | 75 | 129 | 177 |
LOGEMENT 5 | 11 | 65 | 11 | 11 | 11 |
SLOT6_CPU1 | 44 | 12 | 46 | 36 | 12 |
SLOT7_CPU1 | 44 | 12 | 42 | 20 | 12 |
Default | OTC | Option 1 | Option 2 | Option 3 |
---|
LOGEMENT 1 | 65 | 66 | 18 | 18 | 10 | |
LOGEMENT 2 | 67 | 12 | 90 | 20 | 12 | |
LOGEMENT 3 | 11 | 12 | 11 | 11 | 11 | |
LOGEMENT 4 | 67 | 66 | 91 | 161 | 177 | |
LOGEMENT 5 | 11 | 65 | 11 | 11 | 11 | |
Default | OTC | Option 1 | Option 2 | Option 3 |
---|
LOGEMENT 1 | 76 | 66 | 18 | 18 | 10 |
LOGEMENT 2 | 78 | 44 | 86 | 20 | 12 |
LOGEMENT 3 | 10 | 12 | 10 | 10 | 10 |
LOGEMENT 4 | 78 | 66 | 128 | 194 | 210 |
LOGEMENT 5 | 11 | 65 | 10 | 10 | 10 |
Default | OTC | Option 1 | Option 2 | Option 3 |
---|